FPGA+DDS(AD9854)点频扫频信号源套件,带放大电路,提供源程序

特色:

1、套件FPGA+AD9854+USB,标配FPGA(EP1C3T144+EPCS1),控制板还有CPLD(EPM240T100)、FPGA(EP2C8Q240+EPCS1)等可供选择

2、5V供电,板载DC-DC产生+ -12v电源,为信号放大电路供电。USB和外部供电2种方式选其一。

3、开发套件自带高速信号放大电路,提供USB线,SMA高频信号线,插上USB线,就可以在示波器上看波形,无需其他附件。

4、提供点频、扫频信号的源程序,用户可以直接使用。

     高速DDS(AD9854)扩展模块板,主要由一片2路模拟输出的AD9854ASQ(非常高时钟频率可达300MHz,双路正交输出)DDS芯片,以及两片AD8009高速运算放大器组成(放大倍数可调,可输出较大幅度的高速信号),可以满足用户对于高速信号产生的要求,用户可以借助FPGA核心模块板或单片机板,利用通过模式控制和频率字控制实时产生点频、扫频、ASK、FSK等各种形式的模拟信号。

一、模块功能
1.该模块用于产生频率、相位、幅度均可编程的信号。输出频率范围0-120MHz,调节分辨率为1uHz,正弦信号的幅度为2.5Vpp-5.5Vpp,且可以12位数字调节。相位字为14位可调。
2.模块同时也能产生0-100MHz等同分辨率的CMOS电平方波信号。
3.该模块可以硬件完成FSK,UFSK,ASK,BPSK等调制,模块单独设计调制信号以及外部参考时钟输入端。
4.该模块可以硬件实现线性及非线性扫频。
5.该模块可以硬件实现可调占空比方波输出,以及双路反相正弦波输出。
6.该模块可以使用并行和串行两种驱动模式。
7.该模块可以输出两路正交IQ正弦,余弦波。
8.该模块可用作高精度、高稳定度的可编程信号源。可以作为时序电路的标准时钟,也可以运用于通信电路中的本振信号及PLL锁相环的参考时钟。
二、模块特点
1.该DDS模块采用AD公司的高性能DDS芯片AD9854ASQ,该芯片属于微型封装、参考时钟频率高达300MHz、内建4-20x可编程参考时钟倍频器、DAC及高速比较器,支持串行/并行总线模式。
2.模块采用单电源设计,只需提供稳定纯净的5V/2A直流电源即可工作。电源接口为标准6mm电源母座。
3.在布线方式上,本模块的模拟电源和数字电源独立布线,用两组独立的LDO稳压供电。数字地和模拟地独立走线,并用高频磁珠做单点连接。充分保证了数字噪声对模拟信号的影响降到非常小。
4.模块外围阻容件采用优质SMD贴片件,低通滤波器的LC器件全部来自于村田。使模块的体积和性能得到很好的均衡。电源退耦电容采用大量的钽电解电容,能有效消除模块电源回路高频成分对其它外设的影响。
5.模块基准时钟采用贴片封装40.0000MHz有源晶振,为模块输出高稳定度,高精确度的信号提供了有力保障。同时用SMA连接器独立引出了外部参考时钟输入脚,通过跳线可以在板载有源晶振和外部时钟间切换。
6.模块采用4阶LC椭圆低通滤波器,获得陡峭的截止特性及良好的带内平坦度,能有效抑制DDS的输出杂散。
7.模块采用40脚2.54mm插针将DDS芯片AD9854ASQ所有的数据总线、地址总线、控制总线以及共地端口全部引出。便于您使用排线将模块与控制系统连接。使整个系统美观大方。
8.模块在正反相正弦信号输出、方波信号输出、外部FSK/BPSK调制信号输入、外部参考频率输入端设了SMA母座,便于您通过SMA连接器使用高频馈线进行信号的抗干扰定阻抗传输。
9.模块硬件即可实现FSK,UFSK,ASK,BPSK等调制。
10.可以输出IQ正交正弦信号。
三、模块性能参数

参  数
参  数  说  明
电源电压:
 5.0V,IO口操作电平为3.3VCMOS电平。
工作电流:
 全速全功能开启工作电流:1.02A 静态电流:2mA
频率范围:
 0Hz-120MHz 步进1uHz
低通截止频率:
 120MHz
输出阻抗:
 50Ω

四、模块注意事项
1.电源的功率余量一定要充足,并保证小纹波小于5mVpp。
2.根据需要改变跳线位置。
3.DDS正弦输出的幅度随频率增高而下降。宽带放大器输出低频端约5.5Vpp,高频端约2.5Vpp。

DDS模块板资料目录:

DDS输出波形(10MHz,Vpp=5.04V,双路正交):

DDS输出波形(20MHz,Vpp=4.96V,双路正交):

DDS输出波形(40MHz,Vpp=4.80V,双路正交):

DDS输出波形(80MHz,Vpp=2.96V,双路正交):

热门商品